-
1دورية أكاديمية
المؤلفون: Xu Yang, Chen Zhuang, Wenquan Feng, Zhe Yang, Qiang Wang
المصدر: Applied Sciences; Volume 13; Issue 7; Pages: 4144
مصطلحات موضوعية: target detection, TinyYolo, FPGA, acceleration core, parallel acceleration, pipeline, resource optimization
جغرافية الموضوع: agris
وصف الملف: application/pdf
العلاقة: Computing and Artificial Intelligence; https://dx.doi.org/10.3390/app13074144Test
-
2دورية أكاديمية
المؤلفون: Zeyu Li, Zhao Huang, Quan Wang, Junjie Wang
المصدر: Electronics; Volume 11; Issue 2; Pages: 273
مصطلحات موضوعية: FPGA, aging-aware layout, MTTF, resource optimization, genetic algorithm
وصف الملف: application/pdf
العلاقة: Computer Science & Engineering; https://dx.doi.org/10.3390/electronics11020273Test
-
3كتاب
المؤلفون: Comino C., Pacini T., Rapuano E., Fanucci L.
المساهمون: Comino, C., Pacini, T., Rapuano, E., Fanucci, L.
مصطلحات موضوعية: CNN, FPGA, Hardware accelerator, On-the-edge, Partial reconfigurability, Resource optimization
العلاقة: info:eu-repo/semantics/altIdentifier/isbn/978-3-030-95497-0; info:eu-repo/semantics/altIdentifier/isbn/978-3-030-95498-7; ispartofbook:Lecture Notes in Electrical Engineering; volume:866; firstpage:187; lastpage:193; numberofpages:7; serie:LECTURE NOTES IN ELECTRICAL ENGINEERING; https://hdl.handle.net/11568/1176826Test; info:eu-repo/semantics/altIdentifier/scopus/2-s2.0-85128789987
-
4Fault-susceptibility Mitigation and Efficient Use of Resources in Programmable Hardware Accelerators
المؤلفون: Lotfi, Atieh
مصطلحات موضوعية: Computer science, Computer engineering, Error mitigation, FPGA, GPU, Hardware resource optimization, Programmable hardware accelerator
وصف الملف: application/pdf
الوصول الحر: https://escholarship.org/uc/item/1ww3k3b8Test
-
5دورية أكاديمية
المساهمون: Département de Génie Électrique de Sfax ENIS (CEM Lab - ENIS), École Nationale d'Ingénieurs de Sfax, Institut d'Électronique et des Technologies du numéRique (IETR), Université de Nantes (UN)-Université de Rennes (UR)-Institut National des Sciences Appliquées - Rennes (INSA Rennes), Institut National des Sciences Appliquées (INSA)-Institut National des Sciences Appliquées (INSA)-CentraleSupélec-Centre National de la Recherche Scientifique (CNRS), LOgistique, Gestion Industrielle et de la Qualité (LOGIQ), Faculté des Sciences Economiques et de Gestion de Sfax (FSEG Sfax), Université de Sfax - University of Sfax-Université de Sfax - University of Sfax
المصدر: ISSN: 0929-5585.
مصطلحات موضوعية: RVC hardware task, Partitioning, Placement, FPGA, Reconfigurable blocks (RBs), Resource optimization, Linear programming, [INFO.INFO-MM]Computer Science [cs]/Multimedia [cs.MM], [INFO.INFO-PL]Computer Science [cs]/Programming Languages [cs.PL], [INFO.INFO-ES]Computer Science [cs]/Embedded Systems
العلاقة: hal-00869789; https://hal.science/hal-00869789Test
-
6
المؤلفون: Jean-Francois Nezan, Samya Elaoud, Mohamed Abid, Yassine Aoudni, Manel Hentati
المساهمون: Département de Génie Électrique de Sfax [ENIS] (CEM Lab - ENIS), École Nationale d'Ingénieurs de Sfax | National School of Engineers of Sfax (ENIS), Institut d'Électronique et des Technologies du numéRique (IETR), Nantes Université (NU)-Université de Rennes 1 (UR1), Université de Rennes (UNIV-RENNES)-Université de Rennes (UNIV-RENNES)-Institut National des Sciences Appliquées - Rennes (INSA Rennes), Institut National des Sciences Appliquées (INSA)-Université de Rennes (UNIV-RENNES)-Institut National des Sciences Appliquées (INSA)-CentraleSupélec-Centre National de la Recherche Scientifique (CNRS), LOgistique, Gestion Industrielle et de la Qualité (LOGIQ), Faculté des Sciences Economiques et de Gestion de Sfax (FSEG Sfax), Université de Sfax - University of Sfax-Université de Sfax - University of Sfax, Université de Nantes (UN)-Université de Rennes (UR)-Institut National des Sciences Appliquées - Rennes (INSA Rennes), Institut National des Sciences Appliquées (INSA)-Institut National des Sciences Appliquées (INSA)-CentraleSupélec-Centre National de la Recherche Scientifique (CNRS), Université de Nantes (UN)-Université de Rennes 1 (UR1)
المصدر: Design Automation for Embedded Systems
Design Automation for Embedded Systems, Springer Verlag, 2012, 16 (4), pp.363-380. ⟨10.1007/s10617-013-9115-4⟩
Design Automation for Embedded Systems, 2012, 16 (4), pp.363-380. ⟨10.1007/s10617-013-9115-4⟩مصطلحات موضوعية: Exploit, Linear programming, Dataflow, Computer science, 02 engineering and technology, Execution time, Reconfigurable blocks (RBs), 0202 electrical engineering, electronic engineering, information engineering, Field-programmable gate array, FPGA, Placement, Resource optimization, [INFO.INFO-PL]Computer Science [cs]/Programming Languages [cs.PL], business.industry, [INFO.INFO-MM]Computer Science [cs]/Multimedia [cs.MM], Control reconfiguration, 020206 networking & telecommunications, 020202 computer hardware & architecture, System design process, Hardware and Architecture, Embedded system, RVC hardware task, [INFO.INFO-ES]Computer Science [cs]/Embedded Systems, business, Software, Resource utilization, Computer hardware, Partitioning
الوصول الحر: https://explore.openaire.eu/search/publication?articleId=doi_dedup___::ac1bb895c35559d7ac6a59fef0fdce9fTest
https://hal.archives-ouvertes.fr/hal-00869789Test